نام کتاب: Logic Synthesis For Finite State Machines Based On Linear Chains Of States – Foundations, Recent Developments And Challenges
نویسنده: Alexander Barkalov و Jacek Bieganowski و Larysa Titarenko
ویرایش: ۱
سال انتشار: ۲۰۱۸
کد ISBN کتاب: ۹۷۸۳۳۱۹۵۹۸۳۷۶, ۳۳۱۹۵۹۸۳۷۶, ۹۷۸۳۳۱۹۵۹۸۳۶۹
فرمت: PDF
تعداد صفحه: ۲۲۵
انتشارات: Springer
Description About Book Logic Synthesis For Finite State Machines Based On Linear Chains Of States – Foundations, Recent Developments And Challenges From Amazon
This book discusses Moore finite state machines (FSMs) implemented with field programmable gate arrays (FPGAs) including look-up table (LUT) elements and embedded memory blocks (EMBs). To minimize the number of LUTs in FSM logic circuits, the authors propose replacing a state register with a state counter. They also put forward an approach allowing linear chains of states to be created, which simplifies the system of input memory functions and, therefore, decreases the number of LUTs in the resulting FSM circuit. The authors combine this approach with using EMBs to implement the system of output functions (microoperations). This allows a significant decrease in the number of LUTs, as well as eliminating a lot of interconnections in the FSM logic circuit. As a rule, it also reduces the area occupied by the circuit and diminishes the resulting power dissipation. This book is an interesting and valuable resource for students and postgraduates in the area of computer science, as well as for designers of digital systems that included complex control units. Read more…
Abstract: This book discusses Moore finite state machines (FSMs) implemented with field programmable gate arrays (FPGAs) including look-up table (LUT) elements and embedded memory blocks (EMBs). To minimize the number of LUTs in FSM logic circuits, the authors propose replacing a state register with a state counter. They also put forward an approach allowing linear chains of states to be created, which simplifies the system of input memory functions and, therefore, decreases the number of LUTs in the resulting FSM circuit. The authors combine this approach with using EMBs to implement the system of output functions (microoperations). This allows a significant decrease in the number of LUTs, as well as eliminating a lot of interconnections in the FSM logic circuit. As a rule, it also reduces the area occupied by the circuit and diminishes the resulting power dissipation. This book is an interesting and valuable resource for students and postgraduates in the area of computer science, as well as for designers of digital systems that included complex control units
درباره کتاب Logic Synthesis For Finite State Machines Based On Linear Chains Of States – Foundations, Recent Developments And Challenges ترجمه شده از گوگل
این کتاب مورد بحث مور ماشین متناهی (FSMS) اجرا شده با مدار مجتمع دیجیتال برنامهپذیر (FPGA ها) از جمله جدول نگاه کردن (LUT) عناصر و بلوک های حافظه جاسازی شده (EMBs). به حداقل رساندن تعداد LUTS در مدارهای منطقی FSM، نویسندهپیشنهاد جایگزین کردن یک ثبت نام امور خارجه با شمارشگر دولت است. آنها همچنین به جلو یک رویکرد اجازه می دهد زنجیره خطی از کشورهای ایجاد می شود، که ساده سیستم از توابع حافظه ورودی و، بنابراین، باعث کاهش تعداد LUTS در مدار FSM شود. نویسندهاین رویکرد ترکیب با استفاده از EMBs به پیاده سازی سیستم از توابع خروجی (microoperations). این اجازه می دهد تا کاهش قابل توجهی در تعداد LUTS، و همچنین از بین بردن بسیاری از روابط متقابل در مدار منطقی FSM. به عنوان یک قاعده، آن را نیز منطقه اشغال شده توسط مدار کاهش می دهد و کاهش می یابد اتلاف توان در نتیجه. این کتاب یک منبع جالب و ارزشمند برای دانش آموزان و تحصیلات تکمیلی در حوزه علوم کامپیوتر، و همچنین برای طراحان سیستم های دیجیتال که شامل دستگاه های کنترل پیچیده است. ادامه مطلب …
خلاصه: در این کتاب مورد بحث مور ماشین متناهی (FSMS) اجرا شده با مدار مجتمع دیجیتال برنامهپذیر (FPGA ها) از جمله جدول نگاه کردن (LUT) عناصر و بلوک های حافظه جاسازی شده (EMBs). به حداقل رساندن تعداد LUTS در مدارهای منطقی FSM، نویسندهپیشنهاد جایگزین کردن یک ثبت نام امور خارجه با شمارشگر دولت است. آنها همچنین به جلو یک رویکرد اجازه می دهد زنجیره خطی از کشورهای ایجاد می شود، که ساده سیستم از توابع حافظه ورودی و، بنابراین، باعث کاهش تعداد LUTS در مدار FSM شود. نویسندهاین رویکرد ترکیب با استفاده از EMBs به پیاده سازی سیستم از توابع خروجی (microoperations). این اجازه می دهد تا کاهش قابل توجهی در تعداد LUTS، و همچنین از بین بردن بسیاری از روابط متقابل در مدار منطقی FSM. به عنوان یک قاعده، آن را نیز منطقه اشغال شده توسط مدار کاهش می دهد و کاهش می یابد اتلاف توان در نتیجه. این کتاب یک منبع جالب و ارزشمند برای دانش آموزان و تحصیلات تکمیلی در منطقه از علم کامپیوتر است، و همچنین برای طراحان سیستم های دیجیتال است که شامل دستگاه های کنترل پیچیده
[box type=”info”] جهت دسترسی به توضیحات این کتاب در Amazon اینجا کلیک کنید.
با خرید اشتراک، بدون محدودیت، کتاب دانلود کن!